上拉电路的原理。上拉电路是怎么上拉的?它是怎样将不确定的信号箝位在高电平的?

上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用 。下拉同理,也是将不确定的信号通过一个电阻钳位在低电平 。
上拉是对器件输入电流,下拉是输出电流;强弱只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提供电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道 。
一般说来,不光是重要的信号线,只要信号在一段时间内可能出于无驱动状态,就需要处理 。
比如说,一个CMOS门的输入端阻抗很高,没有处理,在悬空状况下很容易捡拾到干扰,如果能量足够甚至会导致击穿或者闩锁,导致器件失效 。祈祷输入的保护二极管安全工作吧 。如果电平一直处于中间态,那输出就可能是不确定的情况 , 也可能是上下MOS都导通,对器件寿命造成影响 。
总线上当所有的器件都处于高阻态时也容易有干扰出现 。因为这时读写控制线处于无效状态,所以不一定会引起问题 。你如果觉得自己能够接受的话也就将就了 。但是这时你就要注意到,控制线不能悬空 , 不然……
TTL电路的输入端是一个发射极开路引出的结构,拉高或者不接都是高电平,但是强烈建议不要悬空不接 。
上拉还是下拉?要看需要 。一方面器件可能又要求,另一方面,比如总线上两个器件,使能控制都是高有效,那么最好下拉 , 否则当控制信号没有建立的时候就会出现两个冲突,可能烧片 。如果计算机总线上面挂了一个D/A,上电复位信号要对它清零或者预置 , 那么总线可以上下拉到你需要的数字 。
至于上下拉电阻的大小,这个情况就比较多了 。CMOS输入的阻抗很高,上下拉电阻阻值可以大一些 , 一般低功耗电路的阻值取得都比较大,但是抗干扰能力相应比较弱一些 。
很多场合下拉电阻取值比上拉电阻要小,这个是历史遗留问题 。如上面所说,TTL电路上拉时输入3集管基射反偏,没有什么电流,但是下拉时要能够使得输入晶体管工作 , 这个在TTL的手册中可以查到 。
也是为了这个历史遗留问题,有些CMOS器件内部采用了上拉,这时它会告诉你可以不处理这些管脚,但是这时你就要注意了,因为下拉再用10K可能不好使,因为也许内置的20K电阻和外置的10K把电平固定在了1V左右 。
有时候你会看到150欧姆或者50欧姆左右的上下拉电阻,尤其是在高速电路中会看到 。
150欧姆电阻下拉一般在PECL逻辑中出现 。PECL逻辑输出级是设计开路的电压跟随器,需要你用电阻来建立电压 。
50欧姆的电阻在TTL电路中用的不多,因为静态功耗实在是比较大 。在CML电路和PECL电路中兼起到了端接和偏置的作用 。
CML电路输出级是一对集电极开路的三极管,需要一个上拉电阻来建立电平 。这个电阻可以放在发送端,那么接受端还需要端接处理,也可以放到接受端,这时候端接电阻和偏置电阻就是一个 。PECL电路结构上就好像CML后面跟了一个射极跟随器 。
OC门也使用上拉电阻 , 这个和CML有一点相像,但是还不太一样 。CML和PECL电路中三极管工作在线形区 , 而普通门电路和OC/OD门工作在饱和区 。OC/OD门电路常用作电平转换或者驱动,但是其工作速度不会太快 。
为什么?在OC/OD门中,上拉电阻不能太小 , 否则功耗会很大 。而一般门的负载呈现出一个电容,负载越多,电容越大 。当由高到低跳变时,电容的放电通过输出端下拉的MOS或者Bipolar管驱动,速度一般还是比较快的,但是由低到高跳变的时候,就需要通过上拉电阻来完成 , R大了几十甚至上百倍,假设C不变 , 时间常数相应增加同样的倍数 。这个在示波器上也可以明显的看出:上升时间比下降时间慢了很多 。其实一般门电路上拉比下拉的驱动能力都会差一些,这个现象都存在,只不过不太明显罢了?
在总线的上下拉电阻设计中,你就要考虑同样的问题了:总线上往往负载很重,如果你要电阻来提供一些值,你就必须保证电容能通过电阻在一定时间内放电到可接受的范围 。如果电阻太大 , 那么就可能出错
上拉下拉电阻的定义以及用法
在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地 。
1. 电阻作用:
接电阻就是为了防止输入端悬空,减弱外部电流对芯片产生的干扰,保护cmos内的保护二极管,一般电流不大于10mA
上拉和下拉、限流
1. 改变电平的电位 , 常用在TTL-CMOS匹配
2. 在引脚悬空时有确定的状态
3.增加高电平输出时的驱动能力 。
4、为OC门提供电流
那要看输出口驱动的是什么器件,如果该器件需要高电压的话 , 而输出口的输出电压又不够,就需要加上拉电阻 。如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下来成为低电平 。反之 ,  尤其用在接口电路中,为了得到确定的电平,一般采用这种方法,以保证正确的电路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它们都用同一个单片机来驱动,必须设置初始状态.防止直通!
2、定义:
上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
上拉是对器件注入电流,下拉是输出电流弱强只是上拉电阻的阻值不同,没有什么严格区分对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道 。
3、为什么要使用拉电阻:
一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻 。
数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定!
一般说的是I/O端口 , 有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平,C通过一个电阻和地连接在一起的时候 , 该电阻称为下拉电阻,使该端口平时为低电平,作用吗:比如:当一个接有上拉电阻的端口设为输如状态时,他的常态就为高电平,用于检测低电平的输入 。
上拉电阻是用来解决总线驱动能力不足时提供电流的 。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是通常说的灌电流 。
1、当TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值 。
2、OC门电路必须加上拉电阻,以提高输出的搞电平值 。
3、为加大输出引脚的驱动能力 , 有的单片机管脚上也常使用上拉电阻 。
4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路 。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力 。
6、提高总线的抗电磁干扰能力 。管脚悬空就比较容易接受外界的电磁干扰 。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰 。
上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小 。
2、从确保足够的驱动电流考虑应当足够?。坏缱栊?,电流大 。
3、对于高速电路 , 过大的上拉电阻可能边沿变平缓 。综合考虑
以上三点,通常在1k到10k之间选取 。对下拉电阻也有类似道理
这个,也不用算哪 !
单片机芯片厂家,都已经规定好数值,公布出来了,哪里还用算?
【上拉电路的原理。上拉电路是怎么上拉的?它是怎样将不确定的信号箝位在高电平的?】
----
在““满意答案””中,使用《对电容的充电时间》来代替《可靠复位的时间》 。
呵呵,这明显是偷换概念 。
上电时刻(或按下复位按键),电阻 R 上,可以在瞬间出现高电平 。
之后 , 电容 C,会充电,电阻 R 上的电压 , 按照指数规律下降 。
(3~5)RC,是充满电的时间 , 这时,电阻 R 上的电压 , 将降到 0 V 。
学过数字电路的人,都知道:电压,不用降到 0 V,就算是低电平了 。
《对电容的充电时间》 , 算出来约为 300ms,这是降到 0 的时间 。
这种方法,并不能算出来《降到低电平》的时间,究竟是多少 。
实际上,电压,稍稍下降,就不能算是高电平了 。
RST 端,处于何种电压,是低电平呢?这是厂家设计的 。
芯片的厂家,同时给出的复位电路所需要的 R、C 的数值 。
用厂家推荐的数值,即可保证高电平保持 2us 。这个并不需要用户自己计算 。