与非门一个输入端连接连续脉冲,其余端什么状态时允许通过?什么状态时禁止脉冲通过?

与非门接髙电平则其他信号可以通过,当时钟脉冲为高电平时,允许信号通过 , 为低电平时关闭与非门 。
因为与非门是与门和非门的结合,先进行与运算,再进行非运算 。与非运算输入要求有两个 , 如果输入都用0和1表示的话,那么与运算的结果就是这两个数的乘积 。
如1和1(两端都有信号),则输出为0;1和0,则输出为1;0和0 , 则输出为1 。与非门的结果就是对两个输入信号先进行与运算,再对此与运算结果进行非运算的结果 。简单说 , 与非与非,就是先与后非 。
扩展资料:

首先考虑输入级,DTL是用二极管与门做输入级,速度较低 。仔细分析我们发现电路中的Dl、D2、D3、D4的P区是相连的 。
我们可用集成工艺将它们做成一个多发射极三极管 。这样它既是四个PN结,不改变原来的逻辑关系,又具有三极管的特性 。一旦满足了放大的外部条件,它就具有放大作用,为迅速消散T2饱和时的超量存储电荷提供足够大的反向基极电流,从而大大提高了关闭速度 。如图所示是TTL与非门电路的结构 。
【与非门一个输入端连接连续脉冲,其余端什么状态时允许通过?什么状态时禁止脉冲通过?】
百度百科-与非门
百度百科-与非门电路
出问题了 。
TTL输入端悬空的效果跟输入高电平的情况相同,如果输入低电平的话,无论其他输入是低还是高,都无意义 。
因为它们与非结果都为1 。所以当输入为高或悬空的时候,与非门才有意义 。注意:CMOS与非门没有悬空状态 。
当三极管的输入端悬空时,三极管的基极到发射极无电流,三极管截止,通过放大反相使得输出为低电平,所以输入端悬空相当于逻辑高电平.实际电路中TTL与非门输入端可以悬空 。
悬空 , 相当于无穷大的电阻 。