OFweek维科网 纹波自然小,只要电容配得好

作者:黄刚
【OFweek维科网 纹波自然小,只要电容配得好】弱弱的问下大家 , 如果一个板子没有经过仿真只凭借设计工程师的经验完成了设计 , 板子加工贴片后测试发现电源纹波超过了要求 , 你们下一步会做什么?只有再重新设计然后投板回来再测试看看这一条路吗?
OFweek维科网 纹波自然小,只要电容配得好
文章图片
文章的一开始肯定是循例说一些理论知识(干货) , 既然本文的内容是讲电源纹波噪声的 , 我们在SI领域上就必定会提到一个专业名词 , 那就是下面这个词了 。
OFweek维科网 纹波自然小,只要电容配得好
文章图片
PDN , powerdeliverynetwork , 江湖人称电源分配网络 , 从字面的意思来理解 , 实际上它是一个泛指 , 指的是PCB或者系统上的电源网络 。 而在我们SI领域中赋予了新的含义 , 它指的是我们仿真概念中的PDN阻抗 , 也就是电源网络的频域阻抗 。 下图是高速先生在多个场合都反复用过的一张图了 。
OFweek维科网 纹波自然小,只要电容配得好
文章图片
我们知道 , 从电源芯片到负载芯片 , 其实电源网络会经过几个典型的地方 。 首先是从电源芯片出发 , 会经过电源芯片的封装 , 然后电源网络进入到PCB板上 , PCB板上我们都会放置大大小小的电容 , 然后去到我们负载芯片的pin 。 对!只是pin , 并不是真正的负载位置 , 因为芯片是要进行封装的 , 从pin到die还要经过芯片的封装 , 封装会有电感的产生 , 电源网络只有经历了这重重的考验才能顺利达到真正的负载接收端 。 所以电源网络在整段路径都需要特定的电容才能进行滤波 , 例如在电源输出端需要bulk电容 , PCB上需要小点的电容 , 在芯片封装里面严格来说还需要更小的电容 , 终于通过die内的强力电容完成任务 。 值得一提的是 , 不同区域的电容其实它们只能去管到属于自己的那个频段而已哈!上面的关于PDN阻抗的原理 , 虽然高速先生已经多次提起了 , 但是只要能再让粉丝们熟记的话 , 我们是愿意重复再重复的哈 。
OFweek维科网 纹波自然小,只要电容配得好
文章图片
好 , 上面快速的讲完原理之后 , 我们正式进入了这个案例 。 我们SI工程师和硬件测试工程师对于电源噪声的理解其实是有不同的侧重点的 。 我们更多喜欢在频域的角度去分析 , 例如上面所说的PDN阻抗 , 而硬件测试工程师则喜欢时域的仿真 , 也就是我们所说的纹波 , 一般用示波器进行测量 。 这个差异是由很多因素决定的 , 这里不再展开了 。
回到我们一开头的问题 , 我们就有这么一块已经做出来的板子 , 硬件工程师测试FPGA上0.85V的电源发现远远超过了5%的纹波要求 , 然后向我们求助 。
OFweek维科网 纹波自然小,只要电容配得好
文章图片
我们拿到了客户设计的板子去看该电源网络的情况 , 会发现bulk电容和一些大电容都摆放得有点远 , 从设计上看其实是没有做到很完善的 。 从客户处了解到 , 这个项目客户并没有找我们进行仿真 , 只是靠FPGA芯片的设计指导进行布局布线和滤波电容的放置 。
OFweek维科网 纹波自然小,只要电容配得好
文章图片
大家知道 , 当一个PCB设计已经完成并且做出来之后 , 其实里面的很多东西就已经是固定了 。 例如电源芯片和FPGA芯片的布局、布线、电源反馈点的位置等等 , 因此肯定做不到把位置远的电容把它们在做好的板子上去拉近一点这个操作了 , 同样也不可能把电源平面再加宽一点或者把电源铜厚再加厚 , 也不可能把电源反馈点的位置进行变化了 。
OFweek维科网 纹波自然小,只要电容配得好
文章图片
恩 , 在大多数的眼中 , 看起来只能重新进行设计再去制板了 。 然而高速先生还想再纠结一把 , 想看看能不能在原有的板子去改动点什么能减小点噪声 。 看着看着 , 高速先生突然关注到了一个点 , 那就是电容的配置 。